# Dividierer nach dem Sägezahnverfahren

JURGEN SCHWARZ

Zum Aufbau eines Meßgerätes wurde ein elektronischer Dividierer mit einer Genauigkeit  $< 0.5 \frac{n}{0}$  vom Endwert benötigt, der neben einer hohen Eingangsimpedanz für den Gleichanteil der Eingangssignale die Bildung des arithmetischen Mittels der Eingangssignale und eine 10:1-Teilung des Zählerterms ermöglichen sollte. Da nur Gleichanteile zu verarbeiten waren, bot sich das Sägezahnverfahren, das [1] entnommen wurde, an (Bild 1).



Bild 1: Sägezahnverfahren (Prinzipschaltbild)

#### Sägezahnverfahren

Die Kondensatoren  $C_1$  und  $C_2$  werden über Spannungs-Stromwandler durch Ströme aufgeladen, die den Eingangsspannungen proportional sind. Erreicht die Spannung an  $C_2$  die Höhe der Vergleichsspannung  $U_{3}$ , gibt der Komparator K ein Signal ab, das die Kondensatoren über die Transistoren  $T_1$  bzw.  $T_2$  entlädt. Die Spannung an  $C_2$  verhält sich nach der Formel

$$U_{C_2} = \frac{I_{C_2}}{C_2} t = k_2 \frac{U_2}{C_2} t$$
 (1)

Der Schaltzeitpunkt T ergibt sich durch Gleichsetzen von  $U_{\rm C2}$  mit  $U_{\rm B}$  zu

Multiplizierer und Dividierer, die nach dem Sägezahnverfahren arbeiten, zeichnen sich durch große Genauigkeit bei vergleichsweise geringem Aufwand aus. Für Anwendungen, die nur eine kleine Frequenz des zu übertragenden Signales erfordern, bietet sich das im folgenden Beitrag beschriebene Scholtungsprinzip an.

$$T = \frac{U_{0} C_{2}}{U_{2} k_{2}}$$
(2)

wobei die Spannung an C<sub>1</sub> zu diesem Zeitpunkt gleich

$$U_{C_{1}} = \frac{k_{1}}{k_{2}} \frac{C_{2}}{C_{1}} U_{3} \frac{U_{1}}{U_{2}}$$
(3)

ist. An  $C_1$  bildet sich also bei konstanter Spannung  $U_{it}$  eine dem Quotienten  $U_T/U_2$ proportionale Spannung aus. Die Genauigkeit der Division höngt weitgehend von der Linearität der Sägezahnspannungen ab. Durch das an  $C_1$  angeschlossene Filter wird die Sägezahnspannung für die weitere Auswertung durch Instrumente geglöttet.

## Nichtinvertierender Integrator

Zur Erreichung eines linearen Sägezahns wird anstelle der Konstantstromquellen ein nichtinvertierender Integrator (Bild 2) nach [2] eingesetzt. Er besitzt eine kleine Ausgangsimpedanz, so daß durch die nachgeschalteten Baugruppen der Sägezahn nicht verzerrt wird. Die Schaltung besteht im Prinzip aus einem Tiefpaß als Integrierglied und einem in Reihe geschalteten NIC (Negative Impedance Converter) mit dem Innenwiderstand —R, der gleichzeitig als Impedanzwandler wirkt. Die Anwendung des Knotenpunktsatzes auf den P-Eingang des Operationsverstärkers

$$\frac{u_{R}-u_{p}}{R}+\frac{u_{e}-u_{p}}{R}-C\frac{du_{p}}{dt}=0$$
 (4)

ergibt mit  $u_p = 1/2 u_a$ 

$$u_{n} = \frac{2}{RC} \int u_{e} dt \qquad (5)$$

Bei konstanter Eingangsspannung u<sub>c</sub> = U<sub>c</sub> gilt für

$$u_{a} = \frac{2}{RC} U_{e}t + U_{0}$$
 (6)

Der zur Gewährleistung eines stabilen Betriebes des NIC erforderliche niedrige In-



Bild 2: Nichtinvertierender Integrator



Bild 3: Nichtinvertierender Integrator mit Eingangsfrequenzkompensation. a) Schaltbild; b) Ersatzschaltbild mit offenem Schalter; c) Ersatzschaltbild mit gèschlossenem Schalter nenwiderstand der Eingangsspannungsquelle wird durch vorgeschaltete Spannungsfolger erreicht.

Wird die Kondensatorspannung im Umschaltzeitpunkt T kurzgeschlossen, so geht auch die Ausgangsspannung u<sub>a</sub> auf Null. Um diesen Übergang mit der erforderlichen Geschwindigkeit zu gewährleisten, mußte eine ungewöhnliche Art der Frequenzkompensation des Integrators gewählt werden. Der vorkompensierte 'A 109 wird mit einer Eingangsfrequenzkompensation (Bild 3) betrieben, die eine hohe Flankensteilheit der Ausgangsspannung (etwa 22 V/ $\mu$ s) ermöglicht [3].

## Berechnung der Frequenzkompensation

Bild 4 zeigt den Frequenz- und Phasengang des vorkompensierten A 109. Der Frequenzgang weist drei Polstellen bei den Frequenzen  $f_1 = 10 \text{ kHz}$ ,  $f_2 = 1 \text{ MHz}$  und  $f_3 = 1,5 \text{ MHz}$  auf.

$$A(p) = \frac{A_0}{\left(1 + \frac{p}{\omega_1}\right)\left(1 + \frac{p}{\omega_2}\right)\left(1 + \frac{p}{\omega_3}\right)}$$
(7)

so daß der Frequenzgang des gesamten Gegenkopplungsnetzwerkes so dimensioniert werden muß, daß in beiden Schaltzuständen des Transistorschalters die Stabilitätskriterien mit einer gewissen Reserve (Phasenreserve von etwa 45° beim Null-







Bild 5: Aktives Filter 2. Ordnung

durchgang der Kreisverstärkung) erfüllt werden.

Zur Berechnung der Übertragungsfunktion des Gegenkopplungsnetzwerkes nach Bild 3b wird die Leerlaufspannung der Gegentakteingangsspannung <u>UidL</u> ermittelt:

$$\underline{u}_{1dL} = \left(\frac{R_3}{R_3 + R_3 || C_3} - \frac{R_1}{R_1 + R_1}\right) \underline{u}_a \quad (8)$$

$$\underline{u}_{idL} = \frac{p\tau_3}{2(2+p\tau_3)} \underline{u}_a = \frac{1}{4} \frac{p\tau_3}{1+p\frac{\tau_3}{2}} \underline{u}_a \quad (9)$$

Die Anordnung besitzt einen Innenwiderstand von

$$Z_{i}^{L} = R_{1} || R_{1} + R_{3} || (R_{3} || C_{3})$$
 (10)

$$Z_{i}^{L} = \frac{R_{1}}{2} + \frac{R_{3}}{2 + pr_{2}}$$
(11)



Bild 6: Stromlaufplan des Dividierers

Der Helmholtzsche Satz

$$\underline{i_a} = \frac{\underline{U_{IdL}}}{Z_i^L + Z_o^L} = \frac{\underline{U_{Id}}}{Z_o^L}$$
(12)

liefert mit  $Z_{a}^{L} = R_{2} + \frac{1}{pC_{2}}$ als Belastung des Netzwerkes nach längerer Rechnung den Ausdruck

$$\begin{split} T_{1}(p) &= \frac{\underline{u}_{1d}}{\underline{u}_{a}} = \frac{1}{4} \times \\ \frac{p\tau_{3}(1 + p\tau_{2})}{1 + p \Big[ \tau_{2} \Big( 1 + \frac{1}{2} \frac{R_{1} + R_{3}}{R_{2}} \Big) + \frac{\tau_{3}}{2} \Big] \\ &+ p^{2} \tau_{2} \tau_{3} \Big( \frac{1}{2} + \frac{R_{1}}{4R_{2}} \Big) \end{split}$$

Aus dem Ansatz

T

$$I_{1}(p) = \frac{p\tau_{3}^{*}(1 + p\tau_{2})}{(1 + p\tau_{A})(1 + p\tau_{B})}$$
(1)

werden durch Koeffizientenvergleich als Lösung die folgenden Terme gewonnen:

$$r_3^* = \frac{\tau_3}{4}$$
 (15)

(13)

$$\begin{aligned} \tau_{A/B} &= \frac{1}{4} \left\{ \tau_3 + \tau_2 \left( \frac{R_1 + R_3}{R_2} + 2 \right) \\ &\pm \sqrt{\left[ \tau_3 + \tau_2 \left( \frac{R_1 + R_3}{R_2} + 2 \right) \right]^2 - 4 \tau_2 \tau_3 \left( 2 + \frac{R_1}{R_2} \right)} \end{aligned}$$
(16)

Damit ergibt sich die Kreisverstärkung

$$A(p)T_{I}(p) = \frac{A_{0}}{\left(1 + \frac{p}{\omega_{1}}\right)\left(1 + \frac{p}{\omega_{2}}\right)\left(1 + \frac{p}{\omega_{3}}\right)} \times \frac{p\tau_{3}^{*}(1 + p\tau_{2})}{(1 + p\tau_{A})(1 + p\tau_{B})}$$
(17)

wobei  $\tau_2$  so gewählt wird, daß die Nullstelle den Pol bei  $\omega_1$  aufhebt

$$\tau_2 = \frac{1}{\omega_1} = \mathsf{R}_2\mathsf{C}_2 \tag{18}$$

Die übrige Dimensionierung muß die notwendige Phasenreserve garantieren. Dazu wird die Dämpfung des Netzwerkes für  $\omega \rightarrow \infty$  so gewählt, daß der Nulldurchgang der Kreisverstärkung genau dort erfolgt, wo der vorkompensierte A 109 eine Phasenreserve von 45° besitzt. Die Verstärkung T<sub>1</sub>(p) für  $\omega \rightarrow \infty$  ist

$$T_{1}|_{\omega \to \infty} = \frac{1}{2 + \frac{R_{1}}{R_{2}}} = \frac{R_{2}}{R_{1} + 2R_{2}}$$
(19)

Aufgelöst nach R. ergibt sich

$$R_{2} = \frac{T_{Soll}}{1 - 2T_{Soll}} R_{1}$$
 (20)

Anschließend müssen die Verhältnisse für den geschlossenen Schalter (Bild 3c) berechnet werden. Es gilt

$$\begin{split} T_{S}(p) &= \frac{\underline{u}_{1d}}{\underline{u}_{a}} = \frac{R_{1} || \left(R_{2} + \frac{1}{pC_{2}}\right)}{R_{1} + R_{1} || \left(R_{2} + \frac{1}{pC_{2}}\right)} \quad (21) \\ T_{S}(p) &= \frac{1}{2} \frac{1 + p\tau_{2}}{1 + p\tau_{2} \left(1 + \frac{R_{1}}{2R_{2}}\right)} = \frac{1}{2} \frac{1 + p\tau_{2}}{1 + p\tau_{c}} \\ mit \end{split}$$

$$\tau_{\rm C} = \tau_2 \left( 1 + \frac{\mathsf{R}_1}{2\mathsf{R}_2} \right) \tag{23}$$

Es ist ersichtlich, daß auch bei geschlosse-

Bild 7: Realisierter Aufbau des Dividierers



nem Schalter der Pol bei  $f_1 = 10 \text{ kHz}$  durch die Nullstelle von T<sub>S</sub>(p) aufgehoben wird.

# Dimensionierung der Frequenzkompensation

Für die Widerstände R<sub>1</sub> und R<sub>3</sub> wurde ein Wert von R<sub>1</sub> = R<sub>3</sub> = 20 k $\Omega$  und für den Kondensator C<sub>3</sub> von 0,1  $\mu$ F gewählt. Nach Gl. (20) ergibt sich mit T<sub>Soll</sub> = 0,00178 ( $\triangleq$  -55 dB)

$$\mathsf{R}_{2} = \frac{1,78 \cdot 10^{-3} \cdot 20 \cdot 16^{3}\Omega}{1 - 2 \cdot 1.78 \cdot 10^{-3}} = 35,7\,\Omega$$

(praktischer Wert 33  $\Omega$ )

$$C_2 = \frac{1}{R_2 \omega_1} = \frac{1s}{33 \Omega \cdot 2\pi \cdot 10^4} = 0,482 \,\mu F$$

(praktischer Wert 0,47 uF)

Damit ergeben sich die anderen Zeitkonstanten zu

$$\tau_2 = 15.5 \ \mu s; \ \tau_3^* = 0.5 \ ms; \ \tau_\Lambda = 9.94 \ ms; \ \tau_B = 0.474 \ ms; \ \tau_C = 4.83 \ ms$$

Die Frequenz- und Phasengänge sind im Bild 4 dargestellt.

# Filter

Als Filter wird eine aktive Schaltung 2. Ordnung nach Bild 5 mit Butterworth-Charakteristik eingesetzt [4].

#### Arithmetischer Mittelwert und 10:1-Teilung

Zur Bildung des arithmetischen Mittelwertes wird ein RC-Filter 1. Ordnung mit einer Zeitkonstante von etwa 1 s verwendet. Zur Gewährleistung des hohen Eingangswiderstandes sind dem Filter Spannungsfolger. nachgeschaltet. Der Eingangsstrom der Operationsverstärker wird durch eine Konstantspannungsquelle in Bootstrap-Schaltung [3] kompensiert. Zur Verhinderung einer Blockierung der Operationsverstärker sind Latch-up-Dioden (Diode zwischen den Anschlüssen 10 und 12) vorgesehen. Die 10:1-Teilung erfolgt durch einen wahlweise an Masse zu legenden Spannungsteiler, der mit einem weiteren Spannungsfolger belastet ist<sup>1</sup>).

## Gesamtschaltung und Aufbau

Bild 6 zeigt den Stromlaufplan des Dividierers. Für jeden Operationsverstärker wurde eine Kompensation der Offsetspannung realisiert. Zusätzlich wurde ein Multipliziereingang, der nach Umdimensionierung der Eingangswiderstände des Komparators die Verwendung als multiplizierender Dividierer möglich macht, vorgesehen.

Der meßtechnisch ermittelte Fehler lag unter  $\pm$  50 mV vom Sollwert (Endwert 10 V) in den Bereichen der Eingangsspannungen von 1...10 V.

Der Dividierer wurde auf einer doppeltkaschierten Leiterplatte im EGS-Format 95 mm × 170 mm realisiert (Bild 7). Zum Abgleich wurden Dickschichtregler nach TGL 27 423 eingesetzt. Die Leiterzugführung um die Integrationskondensatoren wurde so gestaltet, daß, bedingt durch die Impedanzen der Leitungswege und der Bauelemente, der zulässige Kollektorspitzenstrom der Transistoren SF 126 D beim Kurzschluß der Integrationskondensatoren nicht überschritten wird.

<sup>1</sup>) Für die 10:1-Teilung sind andere, weniger aufwendige Varianten, z. B. Umschaltung des Integrationskondensators, denkbar. Die in diesem Beitrag gewählte Anordnung ist durch die Scholtung des Gesamtgerätes bedingt.

# Literatur

- Grünberg, W.-D.: Analoges Multiplizieren und Dividieren nach dem Sägezahnverfahren. Elektronik 18 (1959) H. 2, S. 43–45
- [2] Tietze, U.; Schenk, Ch.: Halbleiter-Schaltungstechnik. Berlin, Heidelberg, New York: Springer-Verlag 1976
- [3] Herpy, M.: Analoge integrierte Schaltungen. Budapest: Akadémiai Kiadó 1976
- [4] Wiederhold, M.; Sittig, K.: RC-Filter. radio fernsehen elektronik 22 (1973) H. 20, S. 677-680

# Abstract





Делитель по методу пилообразных колебаний 153

Dělička pracující metodou pilovitých kmitů 153